Cadence Design Systems, Inc. ha annunciato che l'IP Cadence® per GDDR6 è collaudato in silicio sulla tecnologia di processo N5 di TSMC, superando i precedenti progetti Cadence da 16 Gbps. Destinato alle applicazioni di memoria a larghezza di banda molto elevata, tra cui l'hyperscale computing, le comunicazioni 5G, il settore automobilistico e quello consumer, l'IP GDDR6 è composto dall'IP di progettazione PHY e controller di Cadence e dall'IP di verifica (VIP). Il GDDR6 è particolarmente adatto all'interfaccia di memoria nei chip di intelligenza artificiale/apprendimento automatico (AI/ML), che stanno proliferando a causa del numero crescente di applicazioni di inferenza AI.

I clienti possono accelerare lo sviluppo e ridurre i rischi utilizzando le tecnologie di Cadence e TSMC per progettare questi chip che si collegano alla memoria GDDR6. L'IP di Cadence per GDDR6 presso TSMC N5, che opera a 22Gbps, offre una velocità di trasferimento dati più che doppia rispetto ad altri standard di ultima generazione come DDR5 e LPDDR5 ed è più veloce del 37% rispetto ai precedenti progetti Cadence a 16Gbps. Un'architettura migliorata consente una larghezza di banda fino a 22Gbit/sec per pinu704Gbit/sec per chipuattraverso l'intera gamma di condizioni operative, con una bassa potenza operativa e di inattività, nonché un basso tasso di errore di bit (BER) per una maggiore affidabilità e una maggiore larghezza di banda.

Il corrispondente IP del controller GDDR6 offre una serie di caratteristiche di prestazioni e affidabilità derivate dai progetti di controller DDR di Cadence.