Cadence Design Systems, Inc. ha annunciato che Microchip ha implementato la Cadence® Palladium® Z2 Enterprise Emulation Platform per lo sviluppo dei suoi prodotti ASIC di prossima generazione destinati a soluzioni SoC scalabili e ad alte prestazioni per i data center. La piattaforma Palladium Z2 ha fornito a Microchip una capacità di emulazione 2 volte migliore, consentendo un maggior numero di utenti simultanei e un aumento delle prestazioni 1,5 volte superiore rispetto all'emulatore della generazione precedente, pur mantenendo la piena compatibilità con le impostazioni di emulazione e i modelli di utilizzo esistenti. La piattaforma Palladium Z2 fornisce un modello iniziale dell'ASIC per i team di sviluppo software e firmware di Microchips, che è essenziale per raggiungere il loro obiettivo di un'integrazione di successo del silicio e del software. Sfruttando la congruenza dei database di Palladium e Cadence Protium Enterprise Prototyping, Microchip ha risparmiato diverse settimane di prototipazione FPGA e tempo di debug dell'integrazione hardware e software. Oltre a fornire gli stessi database RTL, il duo dinamico Palladium e Protium offre ambienti di progettazione che condividono le stesse interfacce in-circuit e virtuali, rendendo il processo di debug completamente senza soluzione di continuità e trasparente per gli ingegneri software e hardware. La piattaforma di emulazione Palladium Z2 Enterprise e il sistema di prototipazione Protium X2 Enterprise fanno parte del flusso completo di verifica Cadence e supportano la strategia di progettazione di sistemi intelligenti della società. Il flusso completo di verifica Cadence è composto da motori principali e tecnologie di tessuto di verifica che aumentano la produttività di verifica e la qualità del progetto, soddisfacendo i requisiti di verifica per un'ampia varietà di applicazioni e segmenti verticali. Per maggiori informazioni sulla piattaforma Palladium Z2, visitate www.cadence.com/go/palladiumz2cs.