Synopsys, Inc. ha annunciato la sua nuova IP e toolchain per l'unità di elaborazione neurale (NPU) che offre le prestazioni e il supporto per i modelli di rete neurale più recenti e complessi. L'IP NPU ARC® NPX6 e NPX6FS di Synopsys DesignWare® risponde alle esigenze di calcolo in tempo reale con un consumo energetico bassissimo per le applicazioni AI. Per accelerare lo sviluppo del software applicativo per l'IP NPU ARC NPX6, il nuovo Toolkit di Sviluppo DesignWare ARC MetaWare MX offre un ambiente di compilazione completo con partizione automatica degli algoritmi di rete neurale per massimizzare l'utilizzo delle risorse.

Risposte in tempo reale con processori neurali scalabili: I sistemi avanzati di assistenza alla guida (ADAS), la sorveglianza, le TV e le telecamere digitali e altre applicazioni emergenti di intelligenza artificiale che implementano modelli di reti neurali complesse richiedono sempre più risorse di calcolo e di memoria, spesso per funzioni critiche per la sicurezza. Per rispondere alla gamma di requisiti applicativi, l'IP NPU ARC NPX6: scala da 4K a 96K MAC; offre, in una singola istanza, fino a 250 tera di operazioni al secondo (TOPS) a 1.3 GHz su processi a 5 nm nel peggiore dei casi.3 GHz su processi a 5 nm nelle condizioni peggiori, o fino a 440 TOPS utilizzando le nuove funzioni di sparsità, che possono aumentare le prestazioni e ridurre le richieste energetiche dell'esecuzione di una rete neurale; integra funzioni di connettività hardware e software che consentono l'implementazione di istanze NPU multiple per raggiungere fino a 3.500 TOPS di prestazioni su un singolo SoC; Offre più di 50 volte le prestazioni della configurazione massima dell'ARC EV7x Processor IP; Offre un supporto opzionale in virgola mobile a 16 bit all'interno dell'hardware di elaborazione neurale, massimizzando le prestazioni del livello e semplificando la transizione dalle GPU utilizzate per la prototipazione dell'AI ai SoC ottimizzati per l'area e la potenza in grandi volumi. L'IP NPU DesignWare ARC NPX6FS soddisfa i severi requisiti di rilevamento di guasti hardware casuali e di flusso di sviluppo sistematico della sicurezza funzionale, per ottenere la conformità ISO 26262 ASIL D.

I processori, con documentazione di sicurezza completa inclusa, presentano meccanismi di sicurezza dedicati per la conformità ISO 26262 e rispondono ai requisiti di criticità mista e virtualizzazione delle architetture zonali di prossima generazione. DesignWare ARC NPX6 NPU IP, NPX6FS NPU IP e MetaWare MX Development toolkit sono disponibili per i clienti principali dal 19 aprile 2022.