Cadence Design Systems, Inc. ha collaborato con TSMC per sviluppare un flusso di migrazione dei progetti da nodo a nodo costruito sulla piattaforma di progettazione Cadence® Virtuoso® per blocchi IC personalizzati/analogici che utilizzano le tecnologie di processo avanzate di TSMC. I team di ricerca e sviluppo di Cadence e TSMC hanno lavorato insieme per garantire che l'editor schematico e l'editor di layout di Virtuoso migrino automaticamente un progetto sorgente sulle tecnologie di processo TSMC N5 e N4 a un nuovo progetto sulla tecnologia di processo TSMC N3E. Le prime prove di IP di progettazione analogica del nuovo flusso di migrazione hanno dimostrato che il tempo di progettazione dei blocchi analogici comuni era più veloce di 2,5 volte rispetto alla migrazione manuale.

La soluzione di migrazione schematica Virtuoso Application Library Environment, integrata nella piattaforma di progettazione Virtuoso, migra automaticamente le celle, i parametri, i pin e il cablaggio di uno schema sorgente da un nodo di processo a un'altra tecnologia. Lo schema di destinazione viene poi messo a punto e ottimizzato utilizzando l'ambiente di simulazione e la tecnologia di ottimizzazione dei circuiti della Virtuoso ADE Product Suite, per verificare che il nuovo schema soddisfi tutti gli obiettivi di misura necessari. La Virtuoso Layout Suite supporta il riutilizzo dei layout esistenti su una determinata tecnologia di processo per ricreare rapidamente un layout migrato su una nuova tecnologia di processo, utilizzando l'automazione personalizzata di piazzamento e percorso.

Grazie ai modelli di Virtuoso Layout Suite, alla tecnologia di mappatura analogica di TSMC e alla tecnologia di routing della piattaforma di progettazione Virtuoso, i progettisti possono riconoscere ed estrarre automaticamente gruppi di dispositivi in un layout esistente e applicare i modelli a gruppi simili nel nuovo layout. La piattaforma di progettazione Cadence Virtuoso supporta la strategia Cadence Intelligent System Designo, consentendo l'eccellenza della progettazione di system-on-chip (SoC).